频道栏目
读书频道 > 软件开发 > 其他综合 > EDA技术与FPGA工程实例开发
2.设计处理
2013-10-01 16:54:35     我来说两句
收藏   我要投稿

本文所属图书 > EDA技术与FPGA工程实例开发

本书共11章,是在教学与实践的基础上编写的。首先系统地介绍了硬件描述语言Verilog HDL的基本语法和常用语句、CPLD FPGA的结构及特点、QuartusⅡ软件的使用及状态机设计等与FPGA开发相关的知识。在此基础上,介  立即去当当网订购

设计处理是EDA设计流程中重要的设计环节,主要对设计输入的文件进行逻辑化简,综合优化,最后产生编程文件。此阶段主要包括设计编译与检查、逻辑分割、逻辑优化、布局布线等过程。

设计编译与检查是对输入文件进行语法检查,例如,原理图文件中是否有短路现象,文本文件的输入是否符合语法规范等。

逻辑分割是将设计分割成多个成便于识别的逻辑小块形式映射到相应器件的逻辑单元中,分割可以自动实现,也可以由设计者控制完成。

逻辑优化主要包括面积优化和速度优化。面积优化的目标是使设计占用的逻辑资源最少,速度优化是使电路中信号的传输时间最短。

布局布线是指完成电路中各电路元件的分布及线路的连接。

您对本文章有什么意见或着疑问吗?请到论坛讨论您的关注和建议是我们前行的参考和动力  
上一篇:1.5 EDA设计流程
下一篇:3.设计验证
相关文章
图文推荐
排行
热门
最新书评
特别推荐

关于我们 | 联系我们 | 广告服务 | 投资合作 | 版权申明 | 在线帮助 | 网站地图 | 作品发布 | Vip技术培训 | 举报中心

版权所有: 红黑联盟--致力于做实用的IT技术学习网站